intel Quartus Prime 設計ソフトウェア

導入
インテル® Quartus® Prime 開発ソフトウェアは、FPGA、CPLD、および SoC デザインのパフォーマンスと生産性において革新的であり、コンセプトを実現するための高速パスを提供します。 インテル Quartus Prime ソフトウェアは、合成、スタティック タイミング解析、ボードレベル シミュレーション、シグナル インテグリティ解析、フォーマル検証用の多くのサードパーティ ツールもサポートしています。
| インテル クォータス プライム デザイン ソフトウェア | 可用性 | ||||
| プロ 版
(ドル) |
標準 版
(ドル) |
ライト 版
(無料) |
|||
| デバイスサポート | インテル® Agilex™ シリーズ | P | |||
| インテル® Stratix® シリーズ | IV、V | P | |||
| 10 | P | ||||
| インテル® Arria® シリーズ | II | P1 | |||
| Ⅱ、Ⅴ | P | ||||
| 10 | P | P | |||
| インテル® Cyclone® シリーズ | IV、V | P | P | ||
| 10 LP | P | P | |||
| 10GX | P2 | ||||
| インテル® MAX® シリーズ | Ⅱ、Ⅴ、10 | P | P | ||
| 設計フロー | 部分再構成 | P | P3 | ||
| ブロックベースの設計 | P | ||||
| 増分最適化 | P | ||||
| デザインエントリー・企画 | IP ベース スイート |
P |
P |
購入可能 | |
| インテル® HLS コンパイラー | P | P | P | ||
| Platform Designer (標準) | P | P | |||
| プラットフォーム デザイナー (プロ) | P | ||||
| デザイン パーティション プランナー | P | P | |||
| チッププランナー | P | P | P | ||
| インターフェイスプランナー | P | ||||
| Logic Lock リージョン | P | P | |||
| VHDL | P | P | P | ||
| ベリログ | P | P | P | ||
| システムVerilog | P | P4 | P4 | ||
| VHDL-2008 | P | P4 | |||
| 機能シミュレーション | Questa*-インテル® FPGA スターター・エディション・ソフトウェア | P | P | P | |
| Questa*-Intel® FPGA Edition ソフトウェア | P5 | P5 | 65ページ | ||
| コンパイル
(合成 & 配置配線) |
フィッター (配置配線) | P | P | P | |
| 早期配置 | P | ||||
| リタイミング登録 | P | P | |||
| フラクタル合成 | P | ||||
| マルチプロセッササポート | P | P | |||
| タイミングと電力の検証 | タイミングアナライザー | P | P | P | |
| デザイン スペース エクスプローラー II | P | P | P | ||
| パワーアナライザ | P | P | P | ||
| 電力および熱電卓 | P6 | ||||
| インシステム デバッグ | Signal Tap ロジック・アナライザー | P | P | P | |
| トランシーバー ツールキット | P | P | |||
| インテル アドバンスト リンク アナライザー | P | P | |||
| オペレーティング システム (OS) のサポート | Windows/Linux 64 ビットのサポート | P | P | P | |
| 価格 | 固定を購入 – $3,995
フロート – $4,995 |
固定を購入 – $2,995
フロート – $3,995 |
無料 | ||
| ダウンロード | 今すぐダウンロード | 今すぐダウンロード | 今すぐダウンロード | ||
注記
- サポートされている唯一の Arria II FPGA は EP2AGX45 デバイスです。
- Intel Cyclone 10 GX デバイスのサポートは、Pro Edition ソフトウェアで無料で利用できます。
- Cyclone V および Stratix V デバイスでのみ利用可能で、パーシャル リコンフィギュレーション ライセンスが必要です。
- 言語サポートが制限されています。
- 追加のライセンスが必要です。
- インテル Quartus Prime ソフトウェアに統合されており、スタンドアロン ツールとして利用できます。 インテル Agilex およびインテル Stratix 10 デバイスのみをサポートします。
追加の開発ツール
| インテル® FPGA SDK for OpenCLTM | •追加のライセンスは必要ありません。 • インテル Quartus Prime プロ/スタンダード・エディション ソフトウェアでサポートされています。 •ソフトウェアのインストール file インテル Quartus Prime プロ/スタンダード・エディション ソフトウェアと OpenCL ソフトウェアが含まれています。 |
| インテル HLS コンパイラー | •追加のライセンスは必要ありません。 • 個別のダウンロードとして利用できるようになりました。 • インテル Quartus Prime プロ・エディション・ソフトウェアでサポートされています。 |
| インテル® FPGA 用 DSP ビルダー | •追加のライセンスが必要です。 •DSP Builder for Intel FPGAs (Advanced Blockset のみ) は、Intel Agilex、Intel Stratix 10、Intel Arria 10、および Intel Cyclone 10 GX デバイス用の Intel Quartus Prime プロ・エディション・ソフトウェアでサポートされています。 |
|
Nios® II エンベデッド デザイン スイート |
•追加のライセンスは必要ありません。 • インテル Quartus Prime ソフトウェアのすべてのエディションでサポートされています。 • Nios II ソフトウェア開発ツールとライブラリが含まれています。 |
| インテル® SoC FPGA エンベデッド開発スイート (SoC EDS) | • インテル® SoC FPGA 用 Arm* Development Studio (インテル® SoC FPGA 用 Arm* DS) の追加ライセンスが必要です。 • SoC EDS スタンダード・エディションは インテル Quartus Prime ライト/スタンダード・エディション ソフトウェアでサポートされ、SoC EDS プロ・エディションは インテル Quartus Prime プロ・エディション ソフトウェアでサポートされています。 |
OpenCL および OpenCL ロゴは Apple Inc. の商標であり、Khronos の許可を得て使用されています。
Intel Quartus Prime Design ソフトウェア機能の概要
| インターフェイスプランナー | リアルタイムの正当性チェックを使用して、I/O デザインを迅速に作成できます。 |
| ピンプランナー | 高密度でピン数の多い設計のピン割り当ての割り当てと管理のプロセスを容易にします。 |
| プラットフォーム デザイナー | IP機能とサブシステム(IP機能の集合体)を階層的アプローチとNetwork-on-a-Chipアーキテクチャに基づく高性能インターコネクトで統合することにより、システム開発を加速します。 |
| 既製の IP コア | Intel および Intel のサードパーティ IP パートナーの IP コアを使用して、システムレベルの設計を構築できます。 |
| 合成 | System Verilog および VHDL 2008 の拡張言語サポートを提供します。 |
| スクリプトのサポート | コマンドライン操作と Tcl スクリプトをサポートします。 |
| 増分最適化 | 設計のサインオフに収束するためのより高速な方法論を提供します。 伝統的なフィッターtage はより細かい s に分割されますtages を使用して、デザイン フローをより詳細に制御できます。 |
| 部分再構成 | さまざまな機能を実行するために再構成できる FPGA に物理領域を作成します。 領域にインプリメントされた機能の合成、配置、配線、タイミング クローズ、およびコンフィギュレーション ビットストリームの生成。 |
| ブロックベースのデザイン フロー | プロジェクトやチーム間でタイミング クローズド モジュールまたはデザイン ブロックを再利用する柔軟性を提供します。 |
| インテル® HyperflexTM FPGA アーキテクチャー | インテル Agilex およびインテル Stratix 10 デバイスのコア性能と電力効率を向上させます。 |
| 物理合成 | デザインのポスト配置および配線遅延の知識を使用して、パフォーマンスを向上させます。 |
| デザイン スペース エクスプローラー (DSE) | 最適な結果を見つけるために インテル Quartus Prime ソフトウェア設定の組み合わせを自動的に反復することにより、パフォーマンスを向上させます。 |
| 広範なクロスプローブ | 検証ツールとデザイン ソース間のクロスプローブをサポート files. |
| 最適化アドバイザー | パフォーマンス、リソース使用率、および電力消費を改善するための設計固有のアドバイスを提供します。 |
| チッププランナー | 配置および配線後の小さな設計変更を数分で実装できるようにすることで、タイミング クロージャを維持しながら検証時間を短縮します。 |
| タイミングアナライザー | ネイティブの Synopsys Design Constraint (SDC) サポートを提供し、複雑なタイミング制約を作成、管理、分析し、高度なタイミング検証を迅速に実行できるようにします。 |
| Signal Tap ロジック・アナライザー | ほとんどのチャネル、最速のクロック速度、最大の s をサポートampエンベデッド ロジック アナライザーで利用可能な最も高度なトリガー機能を備えています。 |
| システムコンソール | 読み取りおよび書き込みトランザクションを使用して、FPGA をリアルタイムで簡単にデバッグできます。 また、データを監視して FPGA に送信するのに役立つ GUI をすばやく作成することもできます。 |
| パワーアナライザ | 動的消費電力と静的消費電力の両方を正確に分析および最適化できます。 |
| デザインアシスタント | 必要な反復回数を減らし、さまざまな段階でツールによって提供されるターゲットを絞ったガイダンスを使用して反復を高速化することにより、デザイン クロージャをより迅速に達成できるデザイン ルール チェック ツール。tagコンパイルのes。 |
| フラクタル合成 | インテル Quartus Prime ソフトウェアが算術演算を FPGA のロジック リソースに効率的にパックできるようにすることで、パフォーマンスが大幅に向上します。 |
| EDA パートナー | 合成、機能シミュレーションおよびタイミング シミュレーション、スタティック タイミング解析、ボード レベル シミュレーション、シグナル インテグリティ解析、フォーマル検証のための EDA ソフトウェア サポートを提供します。 パートナーの完全なリストを表示するには、次のサイトにアクセスしてください。 |
はじめに手順
- ステップ1: 無料の インテル Quartus Prime ライト・エディション・ソフトウェアを以下からダウンロードしてください。 www.intel.com/quartus
- ステップ2: インテル Quartus Prime ソフトウェアのインタラクティブなチュートリアルで理解を深める インストール後、ようこそ画面でインタラクティブなチュートリアルを開きます。
- ステップ3: でトレーニングにサインアップする www.intel.com/fpgatraining
© インテル コーポレーション。 Intel、Intel ロゴ、およびその他の Intel マークは、Intel Corporation またはその子会社の商標です。 他の名前およびブランドは、他者の所有物であると主張される場合があります。
ドキュメント / リソース
![]() |
intel Quartus Prime 設計ソフトウェア [pdf] ユーザーガイド Quartus Prime 設計ソフトウェア、Prime 設計ソフトウェア、設計ソフトウェア、ソフトウェア |





